This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS68470:PLL 锁定超时问题

Guru**** 2386620 points
Other Parts Discussed in Thread: TPS68470
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/828254/tps68470-pll-lock-timeout-issue

器件型号:TPS68470

尊敬的 TI 团队:

我们将 TPS68470 PMIC 用于我们最小的摄像头板之一。

在为电路板供电时、我们看到 PLL 锁定超时问题

一旦发生锁定超时、驱动器将关闭 PLL 并关闭所有电源、摄像头将无法工作。

我们尝试了几件事情。

  • PLLCTL 寄存器的“晶体振荡器放大器输入电容控制”:从0pF 更改为14pF
  • 通过将寄存器 PLLSWR 设置为0x13、将锁定计时器增加到4ms
  • 测量了 OSC_OUT 和 OSC_IN 引脚上的时钟->时钟是稳定的、但需要验证抖动参数。

这些调试不能帮助解决问题。

我正在从驱动程序中附加 I2C 日志。

请帮助调试此问题。

是否有任何已知的最佳方法来调试这种问题?

请注意、这是一个非常小的电路板(Y 轴为4.4mm)、因此也需要仔细检查布局。

我们将 OSC_IN 和 OSC_OUT 信号参考为+VIRLED_OUT 而不是 GND、因为空间紧张、我们不确定这是否会导致故障。

我们可以通过安全通信共享原理图和布局。

请建议。

e2e.ti.com/.../cam_5F00_I2C_5F00_Logs_5F00_Booting_5F00_06082019_5F00_1729_5F00_for_5F00_TI.csv

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    晶体谐振器是一个噪声敏感电路。 将此引脚连接到除干净接地之外的任何部件都可能影响锁相环特性、并防止在配置的超时窗口之前锁定。 偏置 OSC_IN 和 OSC_OUT 引脚也会影响振荡器放大器的运行特性、从而影响 PLL 锁定时间。  

    如果可能、修改电路板、使 OSC_IN 和 OSC_OUT 以接地为基准、而不会损坏系统。 然后、重新启动系统以确定引用 OSC_IN 和 OSC_OUT 到+VIRLED_OUT 是否是根本原因。 我还建议在启动期间监控振荡器和 HCLK 波形。 如果 PLL 仍然没有锁定、这些波形对于调试很有帮助。 我们还可以讨论当时如何私下共享原理图和布局。

    谢谢、

    Gerard