This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMG1020:数据表真值表?

Guru**** 2586565 points
Other Parts Discussed in Thread: LMG1020

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/779196/lmg1020-datasheet-truth-table

器件型号:LMG1020

我对真值表及其与输出引脚的关系感到非常困惑。 IN+和 IN-如何独立控制 OUTH 和 TUL? 方框图显示了逻辑门触发器的两个输出引脚的输出、 其目的是连接到控制上升和下降时间的电阻器。

数据表接着说明了如何使用 IN+创建短脉冲以及向 IN-创建延迟信号、我认为这意味着真值表中将有两种状态、在 OUTH 上输出、但它仅显示一种状态。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Leon、

    感谢您在 LMG1020上发帖、欢迎使用 e2e!

    让我尝试帮助您解决这个问题、
    1) IN-类似于"启用-不"、因此它在拉低时启用输出
    1A)它还可以在拉高时禁用输出(请参阅#3)
    2) 2) LMG1020 OUTH 仅在 IN 被拉至低电平且 IN+被驱动为高电平时才能驱动高电平
    2A)只要施加了 VDD 并且 OUTH 未激活、OUTL 将为低电平(或有效)、从而将栅极拉至 GND
    3) 3)如果 IN+是脉冲、则可以使用 IN-的延迟版本在输出端创建脉冲
    3A)将其视为脉冲 IN+以使输出 OUTH 为高电平、然后在 IN-上脉冲延迟版本以使输出 OUTL 为低电平。

    不同之处在于输入下降阈值现在位于器件内部、使得脉宽短于 LMG1020最小输入脉冲宽度规格允许的范围、而不是依赖难以产生的1ns 输入脉冲。 FPGA 等高速控制器更有可能使用两个输入彼此延迟、而不是1ns 脉冲突发。

    这有道理吗? 我将更新数据表、以在不久的将来消除任何可能的混淆。
    我可以更新数据表中是否存在任何其他误解?
    您很想分享一下 LMG1020的用途是什么?
    谢谢、
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我完全忘记了图10、我认为红色虚线的所有四组之间都有一个峰值、但它们仅在 IN+为高电平且 IN-为低电平时出现、我错误地认为负极情况也是正确的。 现在有道理了。

    抱歉。

    我们正在驱动 GaN 输出开关、但我很难解决开关出现故障的问题、而 LM1020驱动器保持不变。