主题中讨论的其他器件:TPS544C25、
您好!
这是一个应用、PGOOD 引脚由105K 电阻上拉至 TPS544C25的 BP3引脚。
数据表第86页中 EVM 的波形如下所示(EN 上拉至 BP3)、PG 引脚中无毛刺脉冲。
以下是问题:
从 VDD (4.5V)到 BP3 (准备加电)是否有任何延迟?
下图中 BP3是哪条曲线? 1还是2?
问题是当 VDD 低于4.5V 时、PG 引脚中是否会出现任何毛刺脉冲?
非常感谢。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
这是一个应用、PGOOD 引脚由105K 电阻上拉至 TPS544C25的 BP3引脚。
数据表第86页中 EVM 的波形如下所示(EN 上拉至 BP3)、PG 引脚中无毛刺脉冲。
以下是问题:
从 VDD (4.5V)到 BP3 (准备加电)是否有任何延迟?
下图中 BP3是哪条曲线? 1还是2?
问题是当 VDD 低于4.5V 时、PG 引脚中是否会出现任何毛刺脉冲?
非常感谢。
宾夕法尼亚州、
TPS544B25有2个内部线性稳压 器、可运行器件内的大多数电子器件一个6.2V 栅极驱动稳压器(BP6)和一个3.3V 模拟和逻辑稳压器(BP3)。它们均由从 TPS544B25的 VDD 输入供电的线性稳压器运行。
BP3和 BP6稳压器都遵循电流源限制启动、通常类似于上面的示例2、但相对于 Vin 和 Vout 上升的毫秒软启动、计时可能非常快。
由于 VDD 上没有电压、PGOOD 引脚在内部通过 PGOOD 引脚到 PGOOD 上开漏下拉 FET 的栅极上拉电阻器进行自钳位、因此 PGOOD 引脚可在 VDD 上保持低电压、而无需任何电源。
VDD 通电后、BP6和 BP3稳压器开始加电。 PGOOD 上的内部下拉电阻器由 BP6稳压器供电、 虽然在 BP6 达到大约4V 之前它不会达到完全下拉强度、但在为 BP3连接一个105k 上拉电阻器时、在上电时 PGOOD 上不应存在明显的干扰、除非 BP6 LDO 过载并保持低电平-例如将其接地短路、 即使是这样、PGOOD 引脚的自钳位特性也应使 PGOOD 电压保持在0.8V 以下、同时上拉电阻仅为30uA (3.3V/105k)、因此监测 PGOOD 电压的逻辑比较器不会出现毛刺脉冲。