请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TPS92691 大家好、
我的客户正在使用我们的 LED 驱动器 TPS92691进行负载电流启动测量、波形如下图所示。
CH1:Vout、CH2:GATE (引脚15)、CH4:Iout
当栅极在初始阶段(大约13us)打开时、我们如何控制它以及如何缩短时间?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、Feng、
我相信您的答案是、在此期间 PWM 将变为高电平。 这是 TPS92691的正常运行。 当 PWM 强制进入逻辑低电平状态时、TPS92691将关闭 COMP 引脚的开关并将其置于三态、以保持补偿网络上的电压并禁用 PWM 调光 FET。 然后、在 PWM 输入的下一个上升沿、GATE 和 DDRV 输出被启用以将电感器电流斜升至之前的稳定状态值。 在此斜升期间、开关 FET 的栅极将打开、直到 VIS 达到上一个 COMP 电压。 请参阅规范的第7.3.8节。 这是13uS 时间。
我们这样做是为了更快地达到之前的电感器电流、以便 LED 电流可以斜升以更快地达到指令电流。
谢谢 Tuan