This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC28632:UCC28632关于次级侧输出短路时 VDD 和 GND 之间运行的问题。

Guru**** 2560390 points
Other Parts Discussed in Thread: UCC28632

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/820773/ucc28632-ucc28632-question-about-between-vdd-and-gnd-operation-when-the-output-on-the-secondary-side-is-shorted

器件型号:UCC28632

尊敬的支持成员:

我的客户使用了 UCC28632。

当次级侧的输出短路时、我对 VDD 和 GND 运行之间有疑问。

(__LW_AT__情况)
当次级侧的输出短路时、
基本上、我认为 VDD 的上升电压在 VDD (启动)电平上重复出现、但 VDD (启动)电平和上升至接近20V 的电压也会交替出现。

VDD 引脚和 GND 引脚之间的波形不是 UVLO 运行。


(__LW_AT__问题)
电压上升到接近20V 时处于哪种状态(控制)?

2.当次级侧输出短接时、此操作是否与 VDD 引脚的运行正常?

VDD 电压的最大额定值为20V。
有问题吗?
是否有办法解决这个问题?


最恰当的考虑。
Bob Lee。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    请提供您的原理图以帮助进一步讨论。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的洪黄:

    非常感谢您的回复。

    自从我向您发送数据后、
    您能否教授私人电子邮件地址?

    最恰当的考虑。
    Bob Lee。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您只需提供 UCC28632相关部分、而无需提供您的其余电路。 因此、您不应在此处通过 E2E 提供原理图。 通常、需要通过 E2E 提供 E2E 支持。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的洪黄:

    非常感谢您的回复。
    因为原理图是客户的机密信息。
    因此无法发布到 E2E。

    您能否教授私人电子邮件地址?

    最恰当的考虑。
    Bob Lee。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谁是客户、它位于何处?

    E2E 支持本质上需要在 E2E 上发布。 如果您需要单独获得支持、请提供您的进一步信息、以便我们能够找到我们可以做的事情。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的洪黄:

    客户是 Jap 的创客。
    波形信息更新。

    (波形)
    次级侧的输出短路。

    VDD 和 GND 之间的波形为
    (①VDD 从0V、上升至15V
    从15V、下降至8V 时、②VDD Ω
    ③VDD μ V 从8V、上升至20V

    从20V、下降至5V、下降范围为④VDD Ω
    ⑤VDD μ F 电压从5V、上升至15V
    从15V、下降至8V 时、⑥VDD Ω
    ⑦VDD μ V 上升至20V (从8V 开始)

    重复④~⑦波形。


    (__LW_AT__问题)
    电压上升到接近20V 时处于哪种状态(控制)?

    2.当次级侧输出短接时、此操作是否与 VDD 引脚的运行正常?

    VDD 电压的最大额定值为20V。
    有问题吗?
    是否有办法解决这个问题?

    最恰当的考虑。
    Bob Lee。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您是否附加了您提到的波形文件? 我找不到它们。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的洪黄:

    我很抱歉。
    我附加了文件。

    可以检查一下吗?

    最恰当的考虑。
    Bob Lee。

    e2e.ti.com/.../UCC28632_5F00_Question_5F00_190718.pdf

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    它看起来运行正常。

    ①VDD Ω 从0V、上升至15V

    这是因为 VDD 在14.75V 时启动,根据数据表,开关启动,内部 JFET 关闭

    从15V、下降至8V 时、②VDD Ω

    JFET 关断、开关启动、AUX 有一段转换时间赶上来、所以从15V 下降到8V

    ③VDD μ V 从8V、上升至20V

    --- AUX 接管 VDD,使 VDD 上升到8V 以上,并变得更高,但由于输出很短,因此运行应在恒定电流运行中,  

    从20V、下降至5V、下降范围为④VDD Ω

    -- 恒定电流运行使 VDD 降至低于复位重启电平 5V,然后重复全新的启动周期

    ⑤VDD μ F 电压从5V、上升至15V

    --一个全新的循环开始 并重复


    从15V、下降至8V 时、⑥VDD Ω
    ⑦VDD μ V 上升至20V (从8V 开始)

    重复④~⑦波形。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的洪黄:

    非常感谢您的回答。

    我可以添加一个问题吗?

    (__LW_AT__问题)
    VDD 波形超过20V 的最大额定值。
    是否有办法解决这个问题?


    最恰当的考虑。
    Bob Lee。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    一种简单的方法是在 VDD 和 GND 之间添加齐纳钳位、从而将电压钳制在20V 以下。

    如果您愿意、您可以减小辅助绕组匝数、例如减小1或2匝数、以查看是否正常。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的洪黄:

    非常感谢您的回答。

    我回复我的客户您的答案。
    我将反馈我的客户情况。

    最恰当的考虑。
    Bob Lee。