主题中讨论的其他器件:BQSTUDIO
在设计中、我想使用引脚20作为 PDSG 功能、第11.1章对 TRM (SLUUBT5A)进行了如下描述:
'例外情况是使用 LEDCNTLA 引脚(RL0、引脚20)选择了 PDSG 功能、该引脚具有内部高电压驱动能力、可直接驱动 PFET 栅极(在这种情况下、引脚信号的极性发生变化)。'
这是否意味着引脚20直接连接到 PDSG PFET 的电网、如下图所示?
如果我说的是错误的、请告诉我正确的连接方法、谢谢!
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
在设计中、我想使用引脚20作为 PDSG 功能、第11.1章对 TRM (SLUUBT5A)进行了如下描述:
'例外情况是使用 LEDCNTLA 引脚(RL0、引脚20)选择了 PDSG 功能、该引脚具有内部高电压驱动能力、可直接驱动 PFET 栅极(在这种情况下、引脚信号的极性发生变化)。'
这是否意味着引脚20直接连接到 PDSG PFET 的电网、如下图所示?
如果我说的是错误的、请告诉我正确的连接方法、谢谢!
您好 Damian、
我知道、如果其他引脚用作 PDSG、则 Q5由 Q7驱动、但 TRM (SLUUBT5A)显示: 例外情况是使用 LEDCNTLA 引脚(RL0、引脚20)选择 PDSG 功能、该引脚具有内部高电压驱动能力、可直接驱动 PFET 栅极,μ A (在这种情况下、引脚信号的极性发生变化)。
在实际测试中、我使用 bqstudio 设置引脚20并使用 PDSG_FET_TOGGLE 命令打开 PDSG_TEST。 此时、引脚20被测量为低电平、这显然无法打开 Q7、根据您所说的、Q5仍由 Q7驱动。 您能不能帮助我理解手册中的这句话。
谢谢!
Changhe、
是的、您正确地将引脚20用于 PDSG。 它是35V 耐压引脚。 当配置为 PDSG 时、它是开漏、因此需要一个上拉电阻器来查看高输出。 上拉电阻器是用于在禁用 PDSG 以关闭 PFET 时将 PFET 栅极连接到源极的电阻器(R16)。 当 PDSG 启用且极性配置正确时、该引脚将驱动为低电平以打开 PFET。
您可以使用引脚20电压< 35V (例如 VBAT)上的上拉电阻器重新进行测试、以测试高电平和低电平转换。