This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] ISO5852S:ISO5852S 的 PCB 布局注意事项。

Guru**** 2538950 points
Other Parts Discussed in Thread: ISO5852S

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/819719/iso5852s-pcb-layout-considerations-for-iso5852s

器件型号:ISO5852S

尊敬的先生:

ISO5852S 设计布局建议继续使用4层 PCB。

由于紧迫性、我们计划基于 两层 PCB 设计基于 ISO5852S 的逆变器栅极驱动器板。

我们将在双层 PCB 中面临哪些影响?

我们应该尝试使用两层 PCB 来实现逆变器应用、还是只需要使用4层 PCB。 请指导我们进一步开展工作。

谢谢你。

谢谢、此致、

Rajasekaran。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Rajasekaran、

    数据表建议使用4层电路板来最大限度地降低 EMI 干扰的可能性。 使用4层电路板可以为接地和电源信号使用较大的铜平面、并为其余信号布线提供更多选项。 可以在2层 PCB 上设计驱动器板、但您会牺牲大型接地层的优势、并使布线更具挑战性。  

    即使使用2层电路板、也应尽可能严格遵循数据表第12.1节中的布局指南。

    主要考虑因素包括:

    -最大程度地减小 OUTH/OUTL 与电源开关栅极引脚之间的距离。

    -最大程度地增加用于 COM 平面的铜量。

    -将 VDD 和 VEE 的旁路电容器尽可能靠近驱动器 IC 放置。

    -为电源平面 VDD 和 VEE 使用尽可能多的铜。  

    -在顶层路由 OUTH/L 和 DESAT。

    此致、

    Audrey

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的先生:

    感谢您的指导。

    谢谢、此致、

    Rajasekaran。