This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS40210:外部同步时序要求

Guru**** 2541090 points
Other Parts Discussed in Thread: TPS40210

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/817727/tps40210-external-sync-timing-requirements

主题中讨论的其他器件:TPS40210

大家好、

当 TPS40210与外部时钟同步一起使用时,是否有任何时序要求 ?

通常、应该有针对下拉/上拉脉冲最小时序的技术规格。

提前感谢您的支持。

此致、

POL

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Pol、

    支持此器件的专家已外出。 他们将在下周回复您。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Pol、

    感谢您考虑使用 TPS40210。  在数据表中讨论了对外部 SYNC 信号的要求。 有关详细信息、请参阅第7.3.6节。  

    谢谢、

    应用工程学 Yohao Xi  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Youhao、

    我在阅读第7.3.6节时有点困惑。

    我知道、当占空比小于50%时、我们需要添加一个二极管。

    客户用例是 Fsync = 500kHz、脉宽(拉低)= 125ns。

    工作正常吗?

    提前感谢您的澄清

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Pol、

    我认为这不适用于图23。  如果 您可以获得反相信号、请参阅图24。

    数据表显示"如果 RC 引脚保持低电平的时间过长、则可能会发生不稳定的操作。"  由于同步时钟具有更宽的占空比、因此应在同步 FET 栅极上放置一个 RC: R 从栅极放置到 GND、C 位于同步时钟信号和栅极之间。  这会将信号转换为小脉冲。   kΩ 表建议:电阻器和电容器的典型值为220pF 和1k Ω。

    希望这能澄清。

    谢谢、

    Youhao