This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS40428:环路补偿的总电容与本地电容间的关系注意事项

Guru**** 2318830 points
Other Parts Discussed in Thread: TPS40428
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/620112/tps40428-total-capacitance-vs-local-capacitance-consideration-for-loop-compensation

器件型号:TPS40428

大家好、

我正在设计系统中 TPS40428 + TI 功率级稳压器的多个实例、并对环路补偿有疑问。 我为稳压器选择了适当的补偿组件和输出电容、以确保稳定性和良好的瞬态响应(FCO > 1/10 fsw、PM > 55%、GM > 10dB)。

但是、我为负载供电的 IC 具有大量的输入电容器(例如100uF 和500uF 之间)、并且与稳压器之间的距离很大。 我的问题是... 我是否需要将负载 IC 输入电容纳入环路计算中、即使负载的物理位置距离稳压器有一段距离? 此外、我还需要采取什么措施来考虑增加的布线电感?

我希望我们能提供一些好的配套资料、但我找不到。  

感谢您的帮助、

海登

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Hayden、

    您需要考虑 IC 负载附近的电容器。 由于它们离其他输出电容器更远、因此 IC 负载下的电容器与电感器输出附近的电容器之间通常存在电感/电阻。 这将导致额外的极点、并可能降低相位裕度。 极点的位置取决于电容值和寄生电感/电阻、这取决于电路板设计。 但是、如果您在 IC 负载附近测量电容器的稳定性(波特图)、并通过合理的 FCO 来满足相位/增益裕度标准、则应该保持良好的形状。

    此致、

    Weidong

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    魏东

    感谢快速响应、这证实了我们的理解。

    此致、
    海登