This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS7A63-Q1:TPS7A6350使能引脚电平问题

Guru**** 2315160 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/602016/tps7a63-q1-tps7a6350-enable-pin-level-question

器件型号:TPS7A63-Q1

尊敬的 TI 工程师

我的客户对 TPS7A6350-Q1使能引脚电平有疑问。

在 D/S 中、

客户测试结果是

低电平:约1.35V,高电平:约1.7V

首先、为什么它比规定的值好得多?

该电平是过高还是过低、即使它被称为逻辑输入的变化?

他们要求澄清确切的原因。

此致。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    使能低电平的数据表具有0.8V 的最大规格、这意味着器件关断时测量的阈值将高于0.8V。 如果使能引脚上的电压低于0.8V、则可确保其关闭(逻辑低电平)。 对于逻辑高电平规格、其最小值为2.5V、测量阈值将低于2.5V。 这将保证使能端是否高于2.5V、它将是一个逻辑高电平。  

    此致、  
    Jason Song