请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:UCC28950 您好!
在 outc/D 延迟期间存在如下的推理。
行为是否正确?
是否有任何方法可以降低此推理?
此致、
Kuramochi
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好 Kuramochi-San
UCC28950外部 OUTR 和 OUTD 路径中的非对称传播延迟可能会导致类似的差异、因此您能否确认波形是在 UCC28950器件的 OUTx 引脚上获取的、而不是在 MOSFET 栅极路径的其他位置获取的。
如果客户使用自适应延迟功能、则如果 CS 信号在不同周期之间不同或 Adel 引脚接收开关噪声、则可能会发生此行为。
如果存在次谐波振荡-由于斜坡补偿不足、这可能会导致自适应延迟因周期而异。 检查这种情况的最佳方法是监控 CS 信号是否不稳定。
这种行为是否在其他占空比下发生-即输入电压/输出电压比增大或减小
UCC28950是否与外部同步源同步?
请告诉我您的使用方式。
此致
Colin
BTW:我下周出差、因此我的回复可能会延迟。