This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS65381A-Q1:为什么仅 DEV_CFG1寄存器的 NMASK_VDD1_UV_OV 位用于屏蔽 VDD1线路?

Guru**** 2350310 points
Other Parts Discussed in Thread: TPS65381A-Q1
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/633368/tps65381a-q1-why-only-nmask_vdd1_uv_ov-bit-of-dev_cfg1-register-used-to-mask-vdd1-line

器件型号:TPS65381A-Q1

默认情况     下,当发生 VDD1 UV (欠压)/OV (过压)时,TPS65381A-Q1的 VMON 将检测到此情况,但不会使 ENDRV 变为低电平状态,因为 NMASK_VDD1_UV_OV 位默认设置为0。  并且  没有其他寄存器位用于屏蔽 OV/UV 条件下的 VDD3/5或 VDD5线路。  为什么?

在这种情况下、 是否不会使用 VDD1?   

  检测到 TPS65381A-Q1并默认将 ENDRV 设为低电平、VDD1 UV/OV 条件是不值得的?

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    TPS65381A-Q1旨在支持各种功能安全处理器。  在许多用例中、MCU 仅需一个电压轨用于内核和 IO 电源、通常由 TPS65381A-Q1的 VDD3/5供电。  在这种情况下、将不使用 VDD1 LDO 控制器、因此将检测到 UV 条件、因此当 TPS65381A-Q1和系统处于诊断状态时、NMASK_VDD1_UV_OV 位用于配置 TPS65381A-Q1、以涵盖使用该电源轨的任何系统、从而使 然后、TPS65381A-Q1将对检测到的 UV 或 OV 做出反应、如器件控制器状态图和内部信号中所述。

    如数据表的第5.3.4节 VDD1线性稳压器部分所述:

    如果未使用 VDD1稳压器、则将 VDD1_G 和 VDD1_SENSE 引脚保持断开状态。 VDD1_SENSE 引脚上的内部上拉器件检测到开路连接并上拉 VDD1_SENSE 引脚。 这会强制调节环路降低 VDD1_G 输出。 该机制还会屏蔽 VMON_STAT_2寄存器中的 VDD1_OVflag、因此也会屏蔽 VDD1过压(OV)条件下的 ENDRV 引脚操作。 这些操作等效于将 DEV_CFG1寄存器中的 NMASK_VDD1_UV_OV 位清零。 VDD1_SENSE 引脚上的该内部上拉器件还可在与 VDD1_SENSE 引脚断开连接时防止 MCU 内核电源上出现实际的 VDD1过压、因为它会使 VDD1_G 引脚降压。 因此、在这种情况下、VDD1输出电压为0V

    默认情况下、VDD1监控被禁用。 如果在应用中使用 VDD1引脚、TI 建议在器件处于诊断状态时将 DEV_CFG1寄存器中的 NMASK_VDD1_UV_OV 位设置为1。 该设置可在检测到 VDD1欠压事件时驱动外部 MCU 并延长其复位时间。

     

    此致、

    Scott

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    斯科特:

     感谢您的回复。

    这是我想要的答案。

    此致

    Dai MB