This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS1H100-Q1:开路负载条件、具有下拉电阻而非上拉电阻

Guru**** 2348280 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/632545/tps1h100-q1-open-load-condition-with-a-pull-down-instead-of-a-pull-up

器件型号:TPS1H100-Q1

我的客户正在使用输出上的下拉电路、该电路本质上类似于与负载(3欧姆)并联的60千欧负载。 该60k Ω 电路用于单独的电源正常状态指示器电路。 在开路负载条件下、ST 引脚(版本 A)会变为低电平、而不会出现数据表中推荐的外部上拉电阻。 它们使用的是12V ON 与。

我们很好奇、为什么在没有推荐的上拉电阻器的情况下电路能够正常运行?

导通状态开路负载:12V (导通状态;OUT=H)/60k = 200uA、这小于 IOL、ON (2mA-10mA)、会导致 ST=Low。

关断状态(Vin=Low)会产生什么结果?  

可能存在一个 RC 时间常数、需要大约800us (600us =标称时间处于关闭状态以触发开路负载检测)才能将 Vout 放电至10.2V (Vs-Vout=1.8V;这是关闭状态下开路负载检测的标称阈值)。

此实现是否正常、我们是否应该关注可能导致器件诊断故障或运行不正常的任何临界情况?

谢谢、

Joe

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    借助下拉电阻器、器件无法检测关断状态下的开路负载。 当 IN 为低电平时、FET 处于关断状态且具有高阻抗。 在下拉电阻和关断状态下、FET 两端的电压(Vs - Vout)可能为12V 电源。 这是因为下拉电阻器上的电压非常低、因为它的电流很低。 Vs - Vout 将高于1.8V (典型值)的 VOL、并且不会检测到开路负载。

    此致、Mahmoud