This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS2363:3.3V 和12V FET 导通时序

Guru**** 2337880 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/624858/tps2363-3-3v-and-12v-fet-on-timing

器件型号:TPS2363

当 OnA/B 变为高电平时、3.3V FET 和12V FET 是否会在同一时间变为导通状态?

在数据表 P.图35中、3.3V 的上升速度快于12V。

这是由于 FET 栅极电压达到 Vgs (on)阈值的时间差造成的吗?

此致、
Kohei Sasaki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Kohei、Sorry、

    每个栅极拉电流/灌电流时序相同。 我认为 EVM 上输出上升的差异有2个原因。 1) 1) SI4435BDY 的平坦电压(12v)略高于 IRF7413的平坦电压(3.3V)。 Vgth 和平坦区都会考虑输出何时上升(直到栅极上升到电平以传导给定 Cout 所需的电流为止的时间)。 和2) Crss 差分影响输出上升时间的实际 dv/dt。 12v 具有额外的 g/d 电容、会影响上升时间(减慢)。

    Brian