This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] BQ40z50-R1:保护延迟时间精度规格 OCD1、OCD2、AOLD

Guru**** 2348500 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/631637/bq40z50-r1-protection-delay-time-accuracy-spec-ocd1-ocd2-aold

器件型号:BQ40Z50-R1

你(们)好  

现在、我有 一个来自客户的问题。

OCD1  、OCD2、AOLD 保护延迟时间精度问题。   

但我找不到这种保护延迟时间精度。  

[问题]

 您能告诉我们 这些 OCD1、OCD2、AOLD 保护延迟时间精度吗?

  例如  ,典型值(= 设置值)  ±10%???  或5%??  

  我知道该延迟时间仅为器件规格、  实际上 需要 FET 导通时间和延迟其他时间来提供保护延迟时间。  

  但客户希望了解此器件规格。   

 谢谢、尊重

 贾斯珀 ( Sugimoto)   

 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jasper、

    FET 上升和下降时间加上 AFE 的延迟会增加 保护延迟时间精度。 因此、无论何时设置、添加 FET 上升或下降时间、对于在我们板上测试的 FET、该时间的最大值为500uS。

    谢谢

    Onyx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好、Onyx

    非常感谢。

    我们知道这一500usec 装配时间规格
    * 7.18电气特性:CHG、DSG FET 驱动最大500uSec

    但是、我们需要知道每个额外的延迟设置时间精度最小/最大间隔。
    OCD 1. 延迟时间设置2sec ±??秒
    OCD 2. 延迟时间设置为1sec ±??秒
    AOLD 延迟时间设置为29ms±?s

    是的,总延迟就是这些延迟。
    OCD1设置延迟时间(最小/最大) 500 μ s
    OCD2设置延迟时间(最小值/最大值)+ 500 μ s
    AOLD 设置延迟时间(最小值/最大值)+ 500 μ s


    此器件具有频率振荡器和错误间隔。

    fHFO (ERR)频率误差=>16.78MHz (最小-2.5%典型值±0.25%最大+2.5%)

    这意味着,我们认为 OCD1、OCD2、AOLD 延迟设置时间受此时钟规格的影响。
    或者您说过7.32时序要求:OCD、SCC、SCD1、SCD2电流保护时序
    特别是这个,
    TACC (电流故障延迟时间精度)最大延迟设置最小值-10%最大值+10%

    此延迟是否设置时间精度??

    贾斯珀(Sugimoto)
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Jasper、
    是的、它是延迟设置时间精度
    谢谢
    Onyx