This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC24612:UCC24612数据表

Guru**** 2548110 points
Other Parts Discussed in Thread: UCC28780, UCC24612

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/757681/ucc24612-ucc24612-datasheet

器件型号:UCC24612
主题中讨论的其他器件:UCC28780

您好!

在数据表的第15页中、它说"b)关闭延迟更短、因为 SR MOSFET 栅极电压已经降低到接近阈值电平、并且 SR 几乎可以在没有进一步延迟的情况下关闭。"

"较短的关断延迟"有何好处?

UCC28780为何希望缩短关断延迟时间、以牺牲栅极驱动器电压较低所导致的传导损耗?

谢谢!

BR

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    十一

    UCC24612是一个 VDS 感测 SR 控制器、这意味着它根据在 SR FET 上感测到的电压来打开和关闭 SR FET。 虽然这使得控制器能够与多种拓扑和工作模式配合使用、但是诸如延迟之类的集成电路的非理想元件会导致控制器无法正常工作、这需要满足。

    数据表第14页中的描述是指比例栅极驱动器、其中栅源极驱动电压降至恰好高于 SR FET 导通阈值。 这样做的原因是为了帮助加快关断速度、因为在 FET 关断之前、栅极中需要移除的电荷更少。 这种更快的关断有助于消除击穿(电流在第一象限从 SR FET 的漏极到源极导通)、这是一种不必要的影响、会降低转换器效率。

    如果您有进一步的问题、以下电源设计研讨会白皮书将提供更多详细信息
    论文: www.ti.com/.../slup378.pdf
    演示幻灯片: www.ti.com/.../slup379.pdf
    视频: training.ti.com/power-supply-design-seminar-2018-training-series


    此致、
    Eric