This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS65311-Q1:从 CS 低电平到 SCLK 高电平的 SPI-最小设置时间?

Guru**** 2595770 points
Other Parts Discussed in Thread: TPS65311-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/757193/tps65311-q1-spi--min-set-up-time-from-cs-low-to-sclk-high

器件型号:TPS65311-Q1

团队我在数据表中看到 t_hcs、但想确认从 CS 低电平到 SCLK 高电平的时间吗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Julio、

    TPS65311-Q1始终是 SPI 从器件、一旦主器件将 CS 拉至低电平、TPS65311就在 SDO 上发送 FSI 位(低电平)。 给出了 CS 低电平和 SDO 输出之间的时序、同时给出了 SDO 输出和 SCLK 之间的时序。 这还不够吗?

    此致、

    Murthy
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Julio、

    CSn 低电平到 SCLK 上升沿之间的时序最小为20ns。

    此致、

    Murthy