This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS7A4533:TPS7A4533 PSRR 与压降电压间的关系

Guru**** 2394305 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/567321/tps7a4533-tps7a4533-psrr-vs-drop-out-voltage

器件型号:TPS7A4533

我有一位客户希望使用 TPS7A4533 、因为他们需要低噪声和高 PSRR。   但是、它们正在尝试通过降低输入电压来降低 LDO 中的功耗。  我知道、随着 您 接近 LDO 的压降电压、PSRR 会降低。  据我所见、数据表中的 PSRR 曲线未指定 LDO 两端的压降。  数据表中纹波抑制曲线(图24)的测试条件是什么(输入电压、输出电压、输出电流)?  我们是否有较低压降电压的曲线?

请告诉我。

感谢大家、TI AFA John Garrett

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 John:

    查看此图的数据、我无法找到使用的输出电压。 我能够发现输入电压为2.7V、输出电容为10uF、输入电容为0uF、负载电流为750mA。 我们也没有任何有关较低压降电压的附加曲线。

    谢谢、

    Alek Kaknevicius

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Alex:

    感谢您的回复、但我需要更多信息。  PSRR 高度依赖于 Vin-Vout、我有一位客户希望在非常接近指定压降电压的情况下运行。   我需要在客户遇到 PSRR 的主要问题之前、向他们提供一些指导、以了解他能够与客户取得多近的距离。  如果我们在数据表中有一个图表 展示了 PSRR 或纹波抑制、它的关键 在于我们知道 LDO 相对于其压降电压运行的接近程度。  请告诉我谁可以进一步讨论 这个问题?

    谢谢、John Garrett TI-AFA

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 John:

    您能否向我提供客户参数以及哪些测量值对客户有所帮助? 这样、我就可以进入实验室、收集这些数据。

    谢谢、

    Alek Kaknevicius

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Alex:

    谢谢!

    基本要求是使用 TPS7A4533在 Vout = 3.3V @ 600mA 的情况下为 OCXO 供电。 它们目前的 Vinmin = 4.2V、但希望在 Vinmin = 3.8V 的电压下工作、但这取决于 PSRR。

    再次感谢 TI-AFA 的 John Garrett
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 John:

    感谢您提供有关您的应用的信息。 我需要订购 EVM 才能进行测量、因此请留出一些时间让我进行测量。

    非常尊重、
    Ryan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 John:

    很抱歉耽误发货。  这是整个频率和余量范围内的 PSRR。

    非常尊重、

    Ryan