This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS70345:TPS70345输出电容 ESR

Guru**** 2318830 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/588883/tps70345-tps70345-output-cap-esr

器件型号:TPS70345

我注意到、我能够解决 ESZ 和输出电容器所需的问题。  T.I.在案文中所说的以及图表明的情况是矛盾的。 我认为他们想要定义低频极点或零点、但并不是这样说。 50mΩ 中15mΩ 的 ESR 不低于 Ω、但图中显示的是电容值较大的 Ω(下图20)。 这一点很重要、因为它可能会影响正在审阅的 PCB 布局
输出电容器
与大多数 LDO 稳压器一样、TPS70345需要在每个 OUT 和之间连接一个输出电容器
用于稳定内部控制环路的 GND。 VOUT1的 μF 建议电容值为22 μ F
ESR (等效串联电阻)必须介于50 mΩ 和800 mΩ 之间。 建议的最小值
VOUT2的电容值为 μF μ F、ESR 必须介于50 mΩ 和2 Ω 之间
Bob
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    由于美国假日、请延迟一小段时间。

    非常尊重、
    Ryan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Bob:

    我认为数据表并不矛盾。 图29与有关22uF 输出电容器的陈述一致、图31与针对47uF 电容器给出的陈述一致。 图30和32显示、如果使用较大的电容器、则可以容忍较低的 ESR。

    通常、我们希望输出电容器的影响超出 LDO 带宽。 LDO 的带宽可通过 PSRR 曲线估算。 要进行估算、您需要获取 PSRR 曲线开始滚降的点。 如果您将该20dB/十倍频程衰减扩展到线路将过零 dB 的位置、则该频率大约是 LDO 的带宽。

    有关这方面的更多信息、请访问 :www.ti.com/.../slyt194.pdf

    非常尊重、
    Ryan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    ESR 指定的频率是多少?

    我阅读 了 www.ti.com/.../slyt194.pdf

    但它与我的应用不匹配。 因此、在这一点上、我将让它们保留应用中指定的电容器、除非您想为我进行极点零点分析。 我愿意提供这些信息。 Bob

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Bob:

    ESR 要求是针对谐振点指定的、其中电容器制造商提供的 ESR 曲线是最低的。 这些曲线是通过使用电容器、电感器和电阻器对实际电容器建模生成的。 在谐振点、电感和电容相互抵消、从而离开 ESR。

    非常尊重、
    Ryan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谐振是 阻抗所在。  为"真实"

    我想仿真 图1中的模型、但我需要知道什么是等速 PMOS FET 和 OPAMP。