您好 LDO 团队、
我有几个问题。
首先、我发现数据表的下拉部分非常令人困惑。 它指出:
一般来说、压降电压通常指输入和输出电压之间的电压差(VDO = VIN–VOUT)。 然而,在中,VDO 被定义为额定电流(IRATED)上的 VIN–VOUT 电压,其中主电流导通 FET 在欧姆级运行区域中完全导通,并以 FET 的典型 RDS (ON)为特征。 VDO 间接指定的最小输入电压高于标称编程输出电压、在该电压下、输出电压应保持在其精度边界内。 如果输入降至低于此 VDO 限制(VIN < VOUT + VDO)、则输出电压会降低、以跟随输入电压。 压降电压始终由主导通 FET 的 RDS (on)决定。 因此、如果 LDO 的工作电流低于额定电流、则该电流的 VDO 相应地进行调节。 TPS7A8300的 RDS (on)可使用公式5计算得出:
RDS (ON)= Vdo/Irated
如果我的应用是5.3V -> 5.0V@1.5A 最大值、那么我的 RDS (on)= 0.3V/2A = 150m Ω?
它提到了"经典 RDS (on)"、这是你们为该器件的导通 FET 指定的值吗? 这到底是什么意思?
谢谢!
-Brian A.