This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] WEBENCH®︎工具/LM5116:LM5116返回不稳定。

Guru**** 2328790 points
Other Parts Discussed in Thread: LM5116
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/587069/webench-tools-lm5116-lm5116-return-is-not-stable

器件型号:LM5116

工具/软件:WEBENCHRegistered设计工具


我使用 LM 5116设计了一个200W DCDC 电源。 我们还创建了电路板。

规格

Vin18-30V 输出电压17.1V/12A

当输入电压= 20V - 30V 时、输出和波形均保持稳定。

但是、如果输入为18.5V - 19.99V、则波形将不稳定。(第3号-第6号)

Rcomp、Ccomp、瑞士法郎的组合分别高达1k - 100k、100p - 2.2u、但变化不大。

请给我建议以稳定对不稳定 area.e2e.ti.com/.../170407_5F00_Waveform.pdf 的控制

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您能告诉我您的开关频率是多少? LM5116具有最短关断时间。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 John:

    感谢你的答复。

    开关频率为100kHz。

    此致。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    最短关断时间可能高达580nsec、因此这可能是您的问题。 我已提醒支持团队查看您的问题。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我认为 John 的发展方向是正确的。 在100kHz 时、完整时钟周期为10us。 所需的内置关断时间为450ns (最大580)、这意味着控制环路在94.2%的占空比下达到其限值。 但粗略计算表明它应该起作用、Webench 也应该起作用。

    让我们看看不同的角度。 LM5116使用仿真峰值电流模式控制。 当应用于输入电压远高于输出电压、从而导致高侧开关导通时间短的应用时、这种方法是最佳选择。 在这些应用中、在相对较长的关断时间内更容易获得干净的电流样本。 但是、在您的应用中、您尝试在即将停机的情况下运行:导通时间很长、关断时间很短。 因此、为了使 LM5116正确仿真电感器斜坡、IC 和底部 MOSFET 之间的布局必须是理想的。 这尤其涉及 IC 的 CS、CSG 和 GND 线路。 此外、在开关节点上路由 RC 缓冲器可能会产生感应问题。 μA μA 查看数据表第16页的公式2:IR = 5 μ A/V x (VIN - VOUT)+ 25 μ A、您可以看到、随着 Vin 降低、斜坡信号接近零、这将导致环路中出现稳定性问题。

    我想我的下一个问题是您的 PCB 布局是否基于原始评估 PCB 设计示例? 评估 EVM 并查看其是否能够正常工作可能是一个很好的练习。

    简要查看 LM5116-12 (12V 输出5A EVM)的 AN-1713文档、设计人员选择将最小输入电压额定值为15V (3V 压降裕度-将其与0.9V 的应用进行比较) 此外、查看针对5V LM5116评估板的 AN-1596、它们提供2V 开销。

    因此、我认为您应该将电流感应路径的布局与工厂电路板进行比较、看看您是否可以提高底部 MOSFET 电流感应路径的信号完整性。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Martin。

    感谢你的答复。

    PCB 布局是原始的。CS 和 CSG 引脚未连接开尔文。但是、CSG 与 PGND 之间存在强连接。

    (※I 附加 PCBlayout)

    可以将开关频率从100KHz 降低到65kHz。 它对提高稳定性是否有效?

    ーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーー μ A

    附加了关于事件的信息。

    1. VIN=20V~30V VOUT=17.1V 0A~7A 可控制 IC。

    VIN=18.5V~19.9V VOUT=17.1V 0A~2.5A 可被控制 IC。

    VIN=18.5V ~19.9V Vout=17.1V 4A~7A 无法控制 IC。

    ーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーー μ A

    e2e.ti.com/.../PCB.pdf