This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS3813:TPS3813K33、在 VDD 处有一个信号、当 WDD 被移除并且 WDI 输入信号时、将在某些引脚上生成类似的信号。

Guru**** 2378650 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/627086/tps3813-tps3813k33-there-is-a-signal-at-vdd-when-wdd-be-removed-and-wdi-input-the-signal-then-the-similar-signal-will-be-generated-at-some-pin

器件型号:TPS3813

尊敬的专家:

在这里、我们遇到了有关 TPS3813K33的问题、我们发现当 VDD 被移除且 WDI 正常时、VDD 引脚具有与 WDI 信号频率相同的类似信号。  

我们已经验证了芯片级测试、只需向 WDI 施加信号、并通过 VDD 至3.3V 的电压断开连接、  

此应用场景是:通常情况下、WDI 保持运行、当 VDD 保持3.3V 时、复位将保持高电平。

但是、当仿真器连接到电路板时、VDD 将立即移除、WDI 将保持运行、因此我们在 VDD/PIN 处找到一个频率几乎为 WDI 信号的信号。  

我们仅使用芯片级进行测试、发现了类似的问题、如下图所示。 谢谢。

感谢您在美国实验室进行验证、并尽快向我们提供反馈。  


此致

徐文

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Iven Xu、

    上述条件已验证。 如果 VDD 被移除、且 WDI 仍在脉冲、则 VDD 引脚可能具有与 WDI 处的信号匹配的振铃。

    请注意建议运行条件表7.3

    建议 WDI 的输入电压介于和 VDD + 0.3V 之间、这意味着如果 VDD 被移除并且0V、那么 WDI 也应该为~0V。 WDI 引脚不应高于 VDD 0.3V、否则 VDD 上可能会有振铃。

    如果在移除 VDD 时必须有有源脉冲 WDI、请插入下拉电阻器(如第13页的图8所示)或一个去耦 FET、该 FET 具有到 VDD 的栅极、从器件上的 WDI 源极、 漏极到 WDI 信号(RM_WDI2)、以便 WDI 信号永远不会到达 WDI 引脚、除非 VDD 为高电平以导通 FET。

    如果有任何不清楚或有任何疑问、请告知我。 谢谢!

    Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你(们)好,Michael

    感谢您围绕解决方案所做的工作。
    那么、如果客户在 WDI 引脚上添加一个下拉电阻器、那么它将起作用吗?
    或者、如果客户想要添加 FET、则仍需要在 WDI 引脚上添加下拉电阻器、对吧?

    此致
    伊文
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Iven、

    1.先尝试使用电阻器。 电阻器可提供简单、快速且便宜的解决方案。 请参阅数据表中的图8。  www.ti.com/.../tps3813.pdf

    2.如果由于信号强度而导致电阻器不工作、则去耦 FET 在所有情况下都应工作。 首先尝试电阻下拉解决方案、如果没有成功、则尝试 FET 解决方案。

    Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Michael、

    验证了在 VDD 上添加下拉电阻后它是否正常工作。 感谢您的支持。

    此致

    伊文