This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS23757:申请简要 PC 审核

Guru**** 2380860 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/629693/tps23757-request-for-brief-pc-review

器件型号:TPS23757

尊敬的 Thomas:

我随附了基于 TPS23757PWR 的草稿设计。  您之前已经查看了我的原理图并发现了一些错误。  如果您能提供所附的 PCB 设计(包含 PDF 的 ZIP 文件)、我将不胜感激、我已尝试尽可能遵循评估设计方法。  我最大的问题是、我使用接地边沿耦合差分对从 PHY 芯片路由到变压器、并从变压器路由到 RJ45插孔。  数据表中的 PCB 指南是移除 POE 变压器下方的接地、我有所做、因为我需要一个接地参考来保持变压器中和变压器外的100 Ω 差分阻抗。  您认为这是个问题吗?  如果是、您会采取什么措施?  只需使用边沿耦合而不使用任何接地基准?  可能、但需要更多面积?

此外、您是否认为我的栅极驱动走线以及对 VSS 和 VDD 覆铜的处理足够了?

提前感谢您的帮助。  我将随附原理图、以防其有用。

最棒的

Craige2e.ti.com/.../hhc.pdfe2e.ti.com/.../pendant_5F00_if.zip

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Craig、

    对于 PHY/数据端相关问题、我将在以太网 PHY E2E 论坛中重新发帖: e2e.ti.com/.../
    他们可能对使用微带传输线更了解。

    对于我们的设计、我们建议将 Bob Smith 接地层保持在 PoE 前端变压器的下方、以便为差分对提供适当的参考。 本应用手册中的示例电路板布局和建议: www.ti.com/.../slua469.pdf

    您能否发送布局文件、而不仅仅是输出? 这将使我更容易识别 VDD、VSS 覆铜和栅极驱动布线。

    谢谢、
    Thomas A.