This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS650830:VCCIO 负载开关控制混乱。

Guru**** 2362430 points
Other Parts Discussed in Thread: TPS650830
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/618412/tps650830-confusion-over-vccio-load-switch-control

器件型号:TPS650830

在数据表的第138页和文档编号 tidrco4.pdf 中的原理图中、VCCIO 负载开关的控制来自 PGD 引脚 H3。 VSD 引脚 E6的输入来自 VCCIO、VCCIO 是负载开关的输出电压。 VCCIO 电压必须良好、然后才能打开负载开关。 负载开关的输出如何控制负载开关的栅极并工作?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Thomas、
    由于 VCCIO 是外部负载开关、并且为了参与 PMIC 定序、我们使用 PGD 引脚来启用它。 为此、在比较器 D 中、我们使用 PGD 作为端的合格使能信号。 启用 VCCIO 后、输出会反馈到 VSD 输入。 电源正常是内部信号。 这使 PMIC 能够控制、即使终端引脚为高电平用于调试、也能禁用电源轨。 此外、在任何故障期间、VCCIO 电源轨也可以很快被禁用。

    此致、
    Jay
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我仍然不关注。 施加电源后、VCCIO 负载开关的输出为零伏。 零伏是 VSD 的输入、它控制 PGD 的输出。 PGD 上的输出将为低电平、VCCIO 电源开关上的栅极也将为低电平。 因此、VCCIO 负载开关上的输出将保持为零伏。 我缺少什么?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Thomas、

    PgD 不是 VSD 的输出。  PgD 是末端的输出/限定使能。 我希望这张图片能有所帮助。

    此致、

    Jay

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    这更有意义。 我将查看数据表第53、54和55页的图。 这些数字是否不准确?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    它们是比较器的一般实现。 根据我们监控的电源轨是内部还是外部、我们将电源正常引脚重新分配 为合格使能。 在少数情况下、我们为比较器提供了电源正常状态指示和合格使能功能。

    下面是比较器引脚 的使用方式列表。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    "合格"使能意味着什么?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    DDR_VTT_CTRL 是否连接到 SLP_S0或其他设备?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Thomas、

    SLP_S0#引脚不应连接到 DDR_VTT_CTRL。 如果   启用了 SLP_S1#引脚、则用于在任何电源轨上启用 DVS。 默认情况下、TPS650830上的所有电源轨都不启用 DVS。 DDR_VTT_CTRL 引脚用于启用 VTT 电源轨。 请注意、要启用 VTT 轨、系统电源正常引脚应处于高电平。

    此致、

    Jay

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    这是否意味着 DDR_VTT_CTRL 连接到 All_SYS_PWRGD 引脚? 此外,我在英特尔文档中找不到 V1.00S。 是 VCCst 还是 VCCstg?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    DDR_VTT_CRTL 是 VTT_LDO 的使能信号、应来自 PCH。 在某些配置中、您没有 V1.00S 轨、并且 VSG 可以连接到 VR1输出。

    此致、
    Jay
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我使用的 DDR4需要 V2.5U 而不是 V1.8U。 我是否仍然将 V2.5U 连接到 VSB、还是将该比较器固定在1.8V?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    VSB 引脚只能监控1.8V 电压。 如果您使用 DDR4存储器、则需要使用电阻分压器、在1.8U2.5U 输出到 GND 之间具有最低功耗、以便在 VSB 引脚上监控的电压为1.8V。

    您还可以将1.8A 电压轨直接连接到 VSB 引脚、但不建议这样做、因为 PMIC 无法监控1.8U2.5U 电压轨的状态。

    Jay