This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC27211:UCC27211脉宽短路问题

Guru**** 2330830 points
Other Parts Discussed in Thread: UCC27211, UCC27282
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/625040/ucc27211-ucc27211-issue-with-short-pulse-widths

器件型号:UCC27211
主题中讨论的其他器件: UCC27282UCC27800

我有一位客户在将 HI/LO 脉冲宽度的占空比降至50ns 时看到了以下情况。 我提到50ns 的原因是、数据表指出、更改输出所需的最小脉冲宽度为50ns。 我已经向客户解释过这一点、他了解数据表规格、但想知道器件的反应方式为何。 他说:

数据表显示,数据表中引用了这一点:“可改变输出的最小输入脉冲-最大50ns”。  在我看来、如果您提供的脉冲小于50ns、则无法保证输出将根据窄输入脉冲而改变状态。 这并不意味着如果输出具有窄脉冲、则输出行为完全未定义。  

他认为该器件根本不应响应这些短脉冲。 我解释说,情况并非如此,但他仍想解释他所看到的行为。 我知道您是否没有直接回答他的问题、但我提交这些问题是因为他要求我这样做。 他的回答是:

IC 如何在可能发生的临界情况下(即使编写了规格表以引导用户远离该规格表)做出响应、这将廉价的镂空和优质品牌分离开来。 如果您能向您的研发团队提供我的反馈、供您在未来设计中考虑、我将不胜感激。 作为一名研发设计师、我很乐意详细地了解与我的设计相关的应用相关问题。

我已包括 UCC27211响应的4个示波器截图。 它们如下:

UCC27211-1显示了 HI 和 LI 具有足够的脉宽来驱动 FET 的情况

UCC27211-2显示了更窄的占空比、其中 HI 不再被驱动、LI 是唯一被驱动的并且仍然控制 SyncFET。

UCC27211-3在 IC 显示脉宽失真之前显示了更窄的占空比。 SyncFET 仍然稍微调制。

UCC27211-4显示的占空比更窄、现在 LO 脉冲宽度比 LI 宽大约280nS。

因此,非常窄的脉冲宽度实际上会在输出端产生“长”脉冲。 您能解释一下这里发生了什么吗?

感谢您对此的帮助!

Richard Elmquist

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Richard、

    感谢您的提问、感谢研发反馈!

    这是此部件的已知问题->输入脉冲越窄、输出脉冲越宽。
    这是由于输入级的设计、当输入脉冲宽度非常窄时、输出级的驱动会更小、从而导致驱动器的输出级也更小。 这就是响应输入所需的时间更长的原因。 基本而言、当输入脉冲宽度较小时、从输入级流出的电流较小、因此从输出级流出的驱动器较少。 因此、延迟会变长、表现为更宽的脉冲宽度。

    这有道理吗? 我将为这个问题的发生提供更准确的答案、并快速更新您的信息。

    谢谢、
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jeff、

    请尽快向我发送您的最终答案、以便我可以向客户提供。

    一个问题:为什么在50ns 列出更改输出所需的最小脉冲宽度? 我提出的原因是、这似乎是客户不了解问题的地方。 他已经看到,如果他不超过这个问题,就没有问题。 我只是想确保我正在正确阅读数据表。

    感谢您对此的帮助!

    Richard Elmquist

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Richard、

    没问题,我很乐意提供帮助!

    UCC27211采用具有快速和慢速路径的非对称电平转换器。 电平位移器不是边沿触发的、而是开-关触发的、当 HI 处于高电平状态时、电平位移器输出被主动设置为高电平。 添加了一个单次触发路径以匹配上升和下降延迟、但当输入脉冲宽度较窄时、单次触发路径没有足够的上拉电阻。 这会导致窄输入脉冲的传播延迟更长、因此输出脉冲宽度更宽。

    当出现窄输入脉冲时、LO 和 HO 都会发生这种情况。 当温度和 HS 电压超过上限、VDD 或 HB-HS 超过下限时、也会出现这种情况。 50ns 的值来自广泛的测试和仿真:12V VDD HO 和 LO 下的脉冲<50ns 分别为105ns 和60ns。 它还在8V VDD 下进行了测试、LO 保持在60ns、HO 增加到175ms。

    通过在数字控制器中加入一个最小脉宽钳位或者将 RC 滤波器放置在模拟控制器的输入上、可避免传统驱动器上的输出脉宽拉伸。

    对 UCC27800和 UCC27282进行了类似的边角测试、结果的最小脉宽规格较低。 当输入脉冲宽度减小到低于规格极限时、输出脉冲不会拉伸、即当输入脉冲宽度减小到超过驱动器输入级正确识别的点时、驱动器的输出保持低电平。 与任何其他驱动器一样、开关参数随着 VDD 和 HB 电压在任一方向变化而变化。


    希望这能满足您的客户! 如果您有任何疑问、请告诉我!
    谢谢、
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jeffrey、

    感谢您的详细回答! 我真的很感激。

    周末愉快!

    Richard Elmquist

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢 Richard!

    你太棒了! 我将关闭此主题、但如果需要澄清、请随时重新打开!

    谢谢、