请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:LM5030 主题中讨论的其他器件: LM8364
您好!
我们有一个应用、其中 LM5030必须在输出禁用的情况下加电(即 Out1和 Out2处无 PWM)。
同时、LM5030的软启动功能在启用时应能够使用。
为此、我们计划从 UC/FPGA 的 GPIO 驱动"S pin"。 GPIO 是正常的、而不是开漏引脚。
它无法确保 GPIO 在初始上电或复位期间接地。GPIO 可能在上电或复位期间处于高阻抗状态。
但在上电或复位期间、当 GPIO 处于高阻抗或接地时、必须确保 LM5030不会导通。
仅当 GPIO 处于逻辑高电平(3.3V)时、LM5030输出才必须启用。 此外、启用 LM5030后、还必须满足2秒的软启动时序要求。
问题1。 请为实现上述要求而实施电路提供一些建议?
提前感谢
Deepak V