This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS2491:TPS2491的设计查询

Guru**** 2442090 points
Other Parts Discussed in Thread: TPS2491

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/667215/tps2491-design-inquiry-for-tps2491

器件型号:TPS2491

尊敬的团队:

使用我们的 TPS2491进行设计时、我的客户有以下问题:

 1. MOS 处于导通状态时、额外的电路突然下拉 EN 引脚、导致 MOS 的 VGS 较大。 有一个用于 IC 保护的14V 齐纳二极管。  为何在数据表中添加额外的齐纳二极管? 我的客户希望添加额外的电路来控制 EN 引脚的高电平/低电平。

2.当 TPS2491 EN 引脚处于低电平时、栅极电流是否为2mA?

3.从 EN 引脚自动重试 TPS2491是否为低电平?

感谢您的回答。

此致、

朱志安

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Andy、

    数据 表 方框图中的14V 齐纳二极管仅在 您描述的条件下保护 FET Vgs、使其达到+14V 最大值和-1V 负值。

    2. 是的、2mA 是使能下拉为低电平的下拉电流。  请参阅 EC 表"栅极驱动输出(栅极)"部分。

    3. 如果使能为低电平,则不会重新启动。  当使能为高电平时、只要满足 UVLO 条件、它就会重新启动。

    Brian