This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS543B20:超过1%精度电阻器的风险

Guru**** 2428070 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/664365/tps543b20-about-risk-of-if-exceeded-the-1-accuracy-resistor

器件型号:TPS543B20

您好!

您能告诉我 RT/SS/RAMP/VSEL/MODE 电阻器精度吗?
如果客户无法保持1%的精度、会发生什么风险?
客户希望了解无法观察到1%精度时的风险。
例如、如果它变为2%、会发生什么情况?

此致、
Yusuke /日本地区

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Yusuke - San、

    SS、斜坡、VSEL 和 MODE 是引脚搭接选项。 它们针对这些特定值进行了校准。 我必须研究对他们的容忍是什么。 RT 引脚是模拟引脚。 电阻器容差将直接反映在频率容差中。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    较宽松的容差电阻器可能存在解码错误的风险。 内部 ADC 的分辨率受到限制、因此解码后的值可能会随着引脚搭接功能 SS、斜坡、VSEL 和 MODE 的容差电阻器的放宽而移动到相邻电平。