This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS56C215:上电序列

Guru**** 2392905 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/651569/tps56c215-power-up-sequence

器件型号:TPS56C215

你(们)好  

我的客户有疑问。

在图27中、VREG 5在超过 EN 阈值时升高。

这种行为是正确的?

如果 VREG 5是内部电源、我认为 PGOOD 输出为高阻态、除非 VREG 5上升。

在这种情况下、当 EN =低电平时、PGOOD 的输出变为高- Z、但我的理解是否正确?

注意事项

T Kishi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    正常情况下、有效 PGOOD 输出的最小 VIN 可能低于2V、让我与设计人员核实一下、稍后再更新。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    PGOOD 开漏 FET 的栅极始终上拉至 VIN、因此一旦 VIN 高于栅极阈值、无论 EN 电平或 VREG5状态如何、PGOOD 都将为低 Z、仅当输出处于稳压状态时才为高阻态。