This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] BQ76930:什么#39;s 条件"OVRDALERTL"位可设置为"1"

Guru**** 2370220 points
Other Parts Discussed in Thread: BQ76930
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/638639/bq76930-what-s-condition-ovrdalertl-bit-can-be-set-to-1

器件型号:BQ76930

当 ADC_EN 打开时,ALERT 引脚拉至3.3V,“OVRD ALERT”位不能 设置为1。只有 ADC-EN 关闭, 当 ALERT 引脚拉至3.3V 时,“OVRD ALERT”可设置为1。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、用户:
    ALERT 是一个双向引脚。 如果器件的引脚为低电平、并且将其驱动为高电平的外部源将向 OVRD_ALERT 故障发出信号。 当发生故障时、bq76930会将 ALERT 驱动为高电平、并忽略此输出电平作为输入。
    ALERT 还由库仑计数器(一个集成 ADC)完成信号驱动为高电平、该信号设置状态位 CC_READY。
    此设计期望 MCU 在每次设置警报时读取和清除状态寄存器。 这将在大多数时间内使警报信号保持低电平、从而允许外部源设置输入。 当 CC 持续运行时、它将设置 CC_READY 并每250ms 发出一次警报。
    如果 MCU 从未清除、CC_READY 位警报将在初始转换后始终为高电平、并且将无法接受输入来设置 OVRD_ALERT。
    如果 ALERT 引脚上有太多的时间常数、当 MCU 清除时、状态寄存器警报将缓慢下降、并且在器件开始查看输入电平时将被视为高电平。 这可能会导致意外的 OVRD_ALERT 状态、但无法清除。 一些时间常数很好地避免噪声、但太多的时间常数是坏的。 时间常数应小于大约250us。
    希望这对您有所帮助。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    OVRD_ALERT 由外部第二源进行三次触发、我想知道在 ALERT 引脚 外部拉至高电平且 ADC_EN 未启用时是否可以将 OV_ALERT 设置为1。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、用户:
    是的、当 ADC 被禁用时、OVRD_ALERT 工作。