This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LM5166:关闭后不会出现问题、也不会出现问题

Guru**** 2482105 points
Other Parts Discussed in Thread: LM5166

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/692437/lm5166-turn-off-and-doesn-t-come-back-without-powercycle

器件型号:LM5166

你好

我将 LM5166用作栅极驱动器的电源、并将其用于以下配置:

  • 模式:PFM
  • 输入电压:~46V
  • 输出电压:20V
  • 负载最大值:2W (100mA)... 所选电流限制电阻器(开路电阻器)=>峰值电流440... 560mA (平均>=220mA)
  • EN 引脚:在35V 电压下打开
  • 扼流圈:47uH

我遇到的问题如下:

  • 当我具有开关负载(开关式 FET 或等效器件)时、LM5166会在一段时间后开启、直到我执行一个粉末循环才能开启。
  • 更改输出电容器的布局和 FB 为我解决了工作台上的问题、但不是应该使用控制器的实际环境。
  • 不应由热关断引起、原因如下:
    • 使用热风枪提高温度不会导致这种行为
    • 使用热像仪进行测量时、该区域保持相当凉爽
  • 由于以下原因、禁用 ENABLE 引脚不应导致此问题:
    • 控制器关断后(约50us)、PGOOD 将保持高电平一段时间
    • 禁用使能引脚的同一电路也会使输出放电、但不会发生这种情况。

我的问题是:控制器必须突然关闭而不能返回的原因是什么?

此致

Christoph

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Christoph、

    奇怪的是、IC 会停止调节、但它会在下电上电后恢复。 更奇怪的是、新的布局使其更加稳健、但不够稳健。

    您能否触发此问题、然后在 IC 未调节时检查 IC 每个引脚上的电压和波形? 一些外部电路是否可以将 SS 或 EN 拉低?

    Sam
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Sam、

    在 SS 引脚上、我们只有一个电容器、因此任何器件都无法将引脚拉低。

    EN 引脚可能会被拉至低电平、但我们已经检查过、它保持在大约1、5V。

    当 IC 停止将我检查的所有引脚调节到以下位置时:

    • 英文... 保持在1、5V
    • 软件... 开路(两个内部 FET 均开路)
    • FB。。。 输出电压下降、直至输出电压达到约5V
    • PGOOD... 保持高电平、直到 FB 降至87%以下、然后变为低电平
    • RT,HYS…… 连接到 GND
    • SS... 尚未检查、但在正常运行情况下、此电压约为3V。
    • 伊利姆... 不确定该引脚上的信号是什么。

    输出电压仅降至5V 的原因是、在大约5.3V 的电压下有一个8k2电阻器。 由于启动和关断原因、我们有一个由该 IC 和 LDO 提供的电压。

    由于这个问题很少出现在我们的工作台上,我们试图迫使它发生。 下图中信号上的高噪声是由该噪声导致的:

     C1... 我们的驱动器 C4的输入... FB、C6 ... 输出和 C8 ... PGOOD

    在这里、您可以看到出现问题时 IC 的行为。 从 PGOOD 的行为中可以看出、原因不是 SS 拉低、因为这不会导致 PGOOD 信号在87%输出时下降。 我使用评估板对其进行了测试。 当 SS 短路时、评估板的 PGOOD 随主输出减小、并在短路消失后保持低电平、直到输出再次处于该范围内。

    此外、PGOOD 的行为还表明、如果 EN 没有下拉低电平、因为这会导致 PGOOD 的下降速度比之前在评估板上测试的快得多。 (无论如何、我们测量了 EN 并保持在1.5V)

    Christoph

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Christoph、

    请转发原理图和 PCB 布局以供查看。 反馈电阻器是否放置在靠近 FB 引脚的位置?

    此致、
    Tim
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Christoph、

    只是关注这个主题-您是否解决了这个问题? 使反馈电阻器靠近 FB 和 GND 引脚并紧固至关重要。

    此致、
    Tim
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好、Tim

    反馈电阻器尽可能靠近 FB 和 GND 引脚。 RFB2与您的评估板上的位置相同、我们在您的评估板上的 OS CB 和 RFB1位置相似、而不是1 RFB1、而是2个串联的电阻器。 在首次发现此问题后、我将 IC 和输出电容器之间的环路减小为与评估板上的环路相同。 这确实解决了我工作台上的问题、但当我们在实际转换器(具有750V 输入和400ac 三相输出的直流/交流转换器)中使用 LM5166作为 FET 驱动器的电源时、问题就没有解决。

    此外、我们仅在实际具有开关负载时才会得到该行为。 在我的工作台上、这是一个开关 RC 负载、用于模拟所用 FET 的栅极驱动损耗。 但这种开关式 RC 负载的行为与转换器 FET 不同。 因此、在我的工作台上解决这个问题确实减少了转换器中这个问题的相似性、但没有解决这个问题。

    此致、
    Christoph
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Christoph、

    是否提供 PCB 布局?

    此致、
    Tim
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Tim、

    当然、PCB 布局是可用的。 如果您接受我的友情请求、我可以通过私人消息向您发送 LM5166器件的布局和原理图。

    此致、
    Christoph
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Christoph、

    我收到了 Klaus 的你的安排,并给他一些评论。 他将直接向你转发。

    此致、
    Tim