This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMZ31530:负载/热关断时的压降随时间的增加而增加

Guru**** 2493545 points
Other Parts Discussed in Thread: LMZ31530

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/712132/lmz31530-voltage-drop-w-r-t-increase-in-load-thermal-shutdown

器件型号:LMZ31530

尊敬的先生:

我们在设计中使用了一个 LMZ31530电源模块、用于为两个 Virtex-7 690T FPGA 的 VCCINT (1V)供电。  LMZ31530的输入 为12V。

当我们增加 FPGA 中的负载(就逻辑利用率而言)时、电源似乎无法提供所需的电流。

根据 Vivado Tool 计算得出的估算电流消耗约为每个 FPGA 10A。 需要向两个 FPGA 提供总共20安培的电流。

因此、我们在 FPGA 中使用 XADC 读取 VCCINT 下降值。 观察到的最大压降约为0.952V。  源极电压保持在1.003V、而在一个去耦电容(靠近 FPGA)处保持在0.996V。 但我们仍然观察到 FPGA 的下降。

请澄清

1、造成这种电压降的可能原因是什么? 由于规格容差非常小、即0.97至1.03、这一下降会影响我们的功能。
2.这些 IC 是否有任何热关断指示?
 3. LMZ31530电源模块的效率如何随温度而变化?
加载利用率为77% 的两个 FPGA 后、我们将在几秒钟内观察到关断情况。 是否有任何方法可以确定哪一个先关闭电源?

谢谢、

此致、

Santanu Kumar Sinha

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Santanu Kumar Sinha、

    在您的应用中、您将 LMZ31530用作两个 FGPA 下行负载点、每个下行电流从10A 拉至总共20A。 由于该器件是额定电流为30A 的器件、因此我不怀疑该器件存在任何热关断限制。 要回答您的问题:

    1. 您能否确保 LMZ31530的12V 电源经过良好调节而不受电流限制? 您是否还使用1%容差的 Rset 电阻器来设置 FPGA 的 VCCINT (1V)? 假设您使用的电阻器典型值为1%、则数据表规格的 Vout 容差为1%。  
    2. 电源模块具有内部热关断功能(例如 结温高于145摄氏度)、当 结温降至135摄氏度以下时、器件将停止开关并执行加电序列。 在热关断期间、PWRGD 引脚将被拉低。 您可以探测此引脚以查看情况是否如此。
    3. 图10 提供了典型25摄氏度环境温度工作条件下的 SOA 曲线。 查看1.2V 曲线、在20A 且无气流的情况下、该器件将在85摄氏度的最高环境温度下提供适当的调节。 这意味着、我们可以假设 图1中的效率 在高达85摄氏度的环境温度下为真。  
    4. 与问题2类似的建议。 探测 PWRGD 引脚以查看其是否为低电平。 这应指示输入 UVLO 或热关断已启动。  

    此致、

    Jimmy  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Jimmy、

    感谢您的澄清。

    我们使用工作台电源为 最大10A 负载的2V 供电。 我已附上 LMZ31530电源的快照供您参考。 请建议进行任何更新?

    2.为什么实际会出现压降 ?  尽管从源头上看、它得到了良好的维护。 但在负载时、它会下降。


    谢谢

    此致、

    Santanu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    LMZ31530器件将电压调节至 SENSE+引脚的连接点。 如果 SENSE+连接到器件附近的 VOUT、则器件附近的稳压将得到良好保持、但由于 PCB 布线的阻抗、SENSE+连接点和负载之间可能会出现压降。

    需要将 SENSE+连接到负载处的 VOUT、以使负载处的电压得到良好的维持。

    您能否发送  一份显示 VOUT 与 SENSE+连接的布局副本? 您可以通过 jarrigo@ti.com 直接发送给我