TPS546x24A 系列器件中 I2C 接口的上拉电压是否有任何限制?
具体而言、我们是否可以将警报上拉至比 SDA 和 SCL 更低的电压?
谢谢!
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
TPS546x24A 系列器件中 I2C 接口的上拉电压是否有任何限制?
具体而言、我们是否可以将警报上拉至比 SDA 和 SCL 更低的电压?
谢谢!
TPS546D24A 的 CLK、DAT 和 ALERT 引脚被设计成符合 SMBus 3.1"高功率"1MHz 类接口规范。
任何等于或小于0.8V 的输入电压将被读作"低电平"
任何等于或大于1.35V 的输入电压将被读作"高电平"
这些引脚可耐受高达5.5V 的最大电压、因此可支持1.62V (1.8V - 10%)至5.5V (5.0V + 10%)的端接电压
由于 ALERT#信号与 CLK 和 DAT 异步、ALERT 和 CLK/DAT 引脚之间没有特定的时序要求、因此 ALERT 引脚可以轻松使用不同的端接电压或上拉电阻器强度。
不过、CLK 和 DAT 引脚确实有一些相对计时要求、因为 DAT 引脚在 CLK 引脚的上升沿被锁存。
如前所述、没有硬性要求 CLK 和 DAT 引脚端接至相同的上拉电压、因为它们的阈值不依赖于端接电压、但它们转换的相对时序很重要。 由于 DAT 在 CLK 上升时被锁存、因此如果存在任何不匹配、DAT 的上升速度应快于 CLK。
但是、在这些时序限制范围内、CLK 和 DAT 可以端接至不同的电压、尽管它们通常不是。