This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LM74610-Q1:MOSFET Vgs 要求

Guru**** 2480245 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/692098/lm74610-q1-mosfet-vgs-requirements

器件型号:LM74610-Q1

您好!

这对于我们的应用或在~5V 和12-24V 条件下使用2个电源而言可能是一个看上去不错的器件。

对于最高可达24V 的电源轨: 不知道栅极驱动和栅极下拉引脚内部到底发生了什么-为了安全起见、我的自然倾向是选择一个 MOSFET、该 MOSFET 能够承受栅极上至少与 GND 一样低的电压、同时源极上仍具有24V 电压、 换言之、需要额定 Vgs 为-25或-30V 的 MOSFET。然而、额定电压为-25或-30V 的 FET 也往往具有较高的 Vgs 阈值和 Vgs、从而实现最小 Rdson (这对于我们的应用非常重要)... 当 MOSFET 应该完全导通时、这个部件似乎只产生一个高于拉电流 V 标称值5V 的栅极电压。 因此、我们想知道该部件是否保证或控制栅极电压可能低于 Vin/阳 极/源极电压的程度?

在某些情况下、这可能是一个问题:

#1 -加电期间、当电压首次出现在 Vin/阳 极/MOSFET 电源轨上时。

#2 -在栅极下拉功能有效的事件期间。

但在其他情况下、栅极 V 将低于拉电流 V。该部件是否控制/保证最大负 MOSFET Vgs? 如果是、该值是多少?

谢谢!

Matt

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Matt、

    通过将栅极拉至源极、LM74610关断 MOSFET。 栅极绝不会低于源极(Vin/阳 极)。
    选择具有20V Vgs 的 MOSFET 不应成为问题。

    此致、
    Kari。