This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LP873220-Q1:数字输入/输出说明

Guru**** 2477245 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/690065/lp873220-q1-digital-in-out-description

器件型号:LP873220-Q1

大家好、团队、
为了更好地理解数据表值、以下问题:(所有内容均参考数据表 SNVSAT4 - 2017年6月)

第10页-数字输入信号 EN、SCL、SDA、CLKIN

1) 1) VIL 的最大输入值 是否与 Vin 有关?
2) 2) VHYS 的值如何解释?
3) 3)所有输入信号是否都具有施密特触发行为?

数字输出信号 nINT、SDA

1) 1)是否可以使用这些值来计算源阻抗? 即 SDA = 0.4V/20mA = 20 Ω。 这意味着4k7的上拉电阻小于1mA、并导致输出低电平为1mA x 20Ohm = 0.04V

数字输出信号 PGOOD、GP0、GP2

1) 1)与之前关于源阻抗计算的类似问题

非常感谢

Josef

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    包含密件抄送

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Josef 您好、

    请参阅下面的我的答案。

    第10页-数字输入信号 EN、SCL、SDA、CLKIN
    1) 1)存在相关性、但数据表指定了最大值、这意味着如果信号电平保持在0.4V 以下、则始终将其识别为低电平。
    2) 2) VHYS 是数字输入信号的 VIH-VIL 电平之间的减法。
    3)是的。

    数字输出信号 nINT、SDA
    1) 1)与此非常相似。 当然、上拉电压会产生影响、而该0.4V/20mA 可提供最大的源阻抗。

    数字输出信号 PGOOD、GP0、GP2
    1) 1)同样适用于这些应用。

    此致、
    Jari Niemelä í a