This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LM74700-Q1:阳极至阴极电压(实际阳极至栅极电压)

Guru**** 2470930 points
Other Parts Discussed in Thread: LM74700-Q1

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/685927/lm74700-q1-anode-to-cathode-voltage-actually-anode-to-gate-voltage

器件型号:LM74700-Q1

您好!

有关该器件的绝对最大电压额定值的另一个问题... 另一个对我来说没有意义的规格是 栅极至阳极的范围:最大值= 20V 是合理的、但最小值=-0.3V 是如何合理的? 首先、如果 EN 引脚保持低电平、则阳极上的电压可能会明显高于栅极引脚上的电压、但即使 EN 引脚连接到阳极、输入/阳极 V 也会突然变为高电平 (对于该器件高达65V)从0V 开始、该器件能否保证栅极输出跟随阳极输入足够快、以避免在任何时候下降0.3V 或更高? 我希望栅极输出跟随阳极输入会有一些微小的延迟。 我缺少什么吗?

我们的设计将 EN 连接到最大输入电压为24V 的阳极。 我们关心的原因是、此规格可让我们决定需要为 FET 指定什么 Vgs (max)。 如果 LM74700-Q1将此(栅极至阳极)差值实际保持在-0.3V 以下、则我们有一个更简单的规格、该规格由20V 的 MAX 栅极至阳极额定电压确定。

谢谢、

Matt

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Matt、
    当 EN 为低电平时、VGATE 将等于 VANODE。 内部驱动器级以阳极为基准。
    此致、
    Dilip