This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] BQ76PL455A:IC 未通电时的 EQN 引脚空闲状态

Guru**** 2465890 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/679637/bq76pl455a-eqn-pin-idle-state-when-ic-not-energized

器件型号:BQ76PL455A

大家好、

我想了解在列出的条件下 IC 的 EQ 引脚的相关信息。

- VIO、VP 和 VDIG 引脚由外部电源供电、让我们假设在关断模式下有外部电源、这些引脚电压为0V。 因此 、BQ76PL455A 未通电、只有 Vsense 引脚处于活动状态。

- TOP 引脚通过100K 电阻连接到 GND。  

- NPNB 引脚悬空。

-使用 NMOS 建立无源平衡电路。  

在这些条件下、EQ-(n)引脚是否  稳定地连接到 Vsense (n-1)引脚? 连接电阻值是多少? 此外、生产后的无源平衡寄存器空闲值是多少?

我不确定这些主题。 因为、数据表中有两种不同的 PMOS 和 NMOS 应用、并且没有任何有关 EQ 引脚的详细信息。 (第111页)  
在我看来、对于 PMOS 应用、EQ (n)引脚必须连接到处于空闲状态的 Vsense (n)引脚。 因此、EQ 引脚在生产后的空闲状态对于我使用哪种类型的 MOSFET 来说太重要了。

请耐心等待您的答复。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、用户:

    PL455应仅使用 NMOS 平衡 FET。 如果您遵循我们的 EVM 原理图(TIDA-00717)、此处使用的 FET 是一个不错的选择。

    在进行平衡时、有一个驱动器会强制 NFET 栅极达到大约电池电压。 当 MCU 将相应的位 CBENBL 寄存器设置为"1"时、就会发生这种情况。 驱动器始终如您所述拉至以下电芯(这也是默认值)、使 MOSFET 保持关闭状态。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    感谢您的解释、EVM 原理图非常有用。 我想说的是、BQ76PL455数据表中的图35 (与 PMOS 的电池连接)令人困惑。  由于图28显示了 n-mos 无源平衡架构、几页后图35显示了 p-mos 无源平衡架构。 对这两个数字没有任何进一步的解释。 最好有详细的解释。  

    谢谢。