请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:LM5023 您好!
我们的设计中有两个基于 LM5023的独立反激式偏置电路。 在待机模式下、我们希望关闭一个偏置电路以降低总体待机功耗。
为此、我们计划在我们想要关闭的偏置上拉低 LM5023的 COMP 和 VSD 引脚。 我们计划使用将从待机期间处于活动状态的次级微控制器驱动的光耦合器。 我附上了一个简化版原理图。 将 COMP 引脚下拉至初级 GND 可防止 PWM 脉冲进入动力总成、并下拉 VSD 引脚可防止耗尽模式 FET 导通、从而为 VCC 电容器充电。
只是想检查使用这种方法是否存在任何问题、或者是否有任何其他更有效的方法来关闭偏置并进一步降低待机功耗。
