This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS23523:有关 TPS23523中电源正常状态延迟时间的一个问题

Guru**** 2463330 points
Other Parts Discussed in Thread: TPS23523

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/678579/tps23523-one-question-about-the-delay-time-of-power-good-in-tps23523

器件型号:TPS23523

您好!

从 TPS23523的电气表下方可以看到电源正常状态从低 电平到高电平的延迟时间。

它是从门=0到 PG 高电平测量的吗?

如果 Gate 使用32ms 更改了服务器时间,则电源正常状态不会改变?

您能对插入延迟给出更多的注释吗?

谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Oliver

    它是从10V 时完全增强的 Vgate 到 PG 变为低电平的测量值。 否则、在软启动情况下、Vgate = 0v 会是一段很长的时间。

    Brian
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     您好 Brian、

    非常感谢您的澄清。  下面的问题如何?

    'GATE 使用32ms 更改了服务器时间、电源正常不会改变?'

    此致、

    Oliver OU

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    不确定您的问题是什么。 您是说上升时间为32ms 吗? PG 位于栅极达到10V 之后、即32ms 上升时间之后

    Brian
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Brian、

    32ms 从 Vgate fi 测量得出;u 在10G 时增强到 PG 变为低电平。

    这意味着 PG 信号具有32ms 的延迟。 对吗?

    如果 Vgate 发生了变化、则由于某种原因恢复、延迟时间为32ms。

    PG 会保持先前的状态、不会改变? 对吗?

    谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Oliver、

    延迟根据 DS 中的 EC 表进行计算。  它取决于 Vgate 何时达到10V。  任何增加的栅极电容都会影响的电流。

    Brian