This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LP5562:LP5562地址引脚布局

Guru**** 2442090 points
Other Parts Discussed in Thread: LP5562

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/749752/lp5562-lp5562-address-pins-layout

器件型号:LP5562

尊敬的团队:

我的客户正面临 LP5562的布局问题。

请提供您的意见。

由于 ADDR_SEL1和 ADDR_SEL0的间隙为6.75mil。

如果客户希望通过电阻器拉高或拉低、则似乎没有足够的间隙使导线通过两个引脚。

ADDR_SEL 布线的最小宽度是多少?

我们能否通过引脚  ADDR_SEL1和 ADDR_SEL0下的引脚使用?

BR

Kevin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    大家好、Kevin、

    是的、您可以使用通孔。

    我们的 EVM 中使用了直径为9.842mil 且孔径为3.937mil 的过孔。

    如果问题得到解决、请帮助单击"解决"。

    谢谢。
    此致、

    Kenneth
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    尊敬的 Kenneth:

    感谢您提供相关信息。
    只需确认即可、因此引脚 ADDR_SEL1和 ADDR_SEL0下方的过孔是可以的、对吧?

    BR
    Kevin
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    大家好、Kevin、

    是的。 你是对的。

    如果问题得到解决、请帮助单击"解决"。

    谢谢。
    此致、
    Kenneth