我无法向您发送图像、我将尝试仅以文本方式解释问题。
在 TPS27081数据表的第1页上、我们可以看到 p-FET 导通晶体管(Q1)、R1和 C1 (计时网络)以及负载电容(CL)。
加电时、当 VIN=3.3V 到达 TPS27081时、C1和 CL 放电、Q1的 Vgate 保持在0V、直到 C1充电(通过 R1)。
但 Q1的 Vsource 是3.3V、Q1的 Vgs =-3.3V、然后导通!
因此、我们有一个电源开关、它在一定不能导通的情况下导通。 我们在使用该器件的电路板上遇到了该问题。
Q1导通会持续、直到 C1充电到 Vgs 低于 Q1 Vgs 阈值的水平。
仅当 C1 > 22nF 时才会出现问题。 我们无法使用22nF、因为在这种情况下、开关速度太快、以至于浪涌电流过大(5A 及以上)。
我们的理想值应为100nF 或更高、但在本例中、我们获得了上述杂散激活。
请帮助我们解决此问题。
此外、如果您能指明我们如何发送 PDF 文件(以显示波形等)、我们将不胜感激。
提前感谢您。
此致。