请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TPS22968 IC 器件型号:
TPS22968DPUR
条件:
I/P 电源轨:VCC_5V 和 VCC_1V8
O/P 电源轨:VAN_5V 和 VDD_1V8
ON1由 VDD_1V8控制。
ON2由 VCC_1V8控制。
要求:
定序输出 VDD_1V8 --(延迟~10ms)->VAN_5V
注意:在 VDD_1V8稳定之前、VAN_5V 不应升高。
问题:
原理图中所示的电路应该在理想情况下作为 VDD_1V8工作--(延迟~10ms)->VAN_5V。
相反、该电路会限制5V 电压被中继出去。
将 R16上拉电压轨从 VDD_1V8调整到 VCC_1V8后、两个电压轨(VAN_5V 和 VDD_1V8)开始出现。 但这违反了为避免出现要求中提到的错误电源时序而创建的锁。
尽管遵循了数据表第18页给出的原理图、但该电路无法正常工作(两个 O/p 电源轨都未显示)。
请告诉我们为什么会发生这种情况?