请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TPS763 您好!
当 EN 为低电平或 Vin 为低电平时、TPS763的输出阻抗是多少(在我的应用中、二者都连接在一起)。 它是否与压降中的输出阻抗相同?
谢谢、
JMMN
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我假设您是指直流输出阻抗。 当输入电压和 EN 为0V 时、TPS763输出阻抗将与压降中的阻抗不同。 在压降情况下、内部误差放大器将导通 FET 驱动到三极管区域、在该区域中、FET 充当电阻器。 该电阻 Rdson 远小于并联反馈电阻器网络、因此输出阻抗是与负载电阻器并联的 Rdson。
当输入电压和 EN 为0V 时、LDO 的内部电路关闭、导通 FET 处于高阻抗状态。 因此、如果输出电压较低、则输出阻抗由反馈电阻器和负载电阻器决定。 但是、TPS763具有 PMOS 导通 FET。 P 沟道器件具有一个寄生体二极管、如果输出电压超过输入电压约0.7V、该体二极管将反向导通电流(OUT 至 IN)。如果出现这种情况、输出阻抗将非常小(寄生二极管的 Ron)。
如果您想了解 LDO 的高频输出阻抗、以下应用报告在第8节"频率响应"中提供了更多信息。
谢谢、
Gerard