This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS54540:SW 引脚中的波形超过数据表规格

Guru**** 2494635 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/718041/tps54540-waveform-in-sw-pin-exceed-datasheet-spec

器件型号:TPS54540

24V DC 到5V DC 与数据表中的参考设计有关,输出正常,但所连接的 SW 引脚中的波形超出数据表:SW–0.6 45V,波形最大值为-2.3V。

那么、如果这是异常的吗?   是否会导致长时间的故障?  谢谢~

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Saber、

    SW 上的绝对最大电压为45V。 您的振铃似乎超过40V (不确定确切的高电平)。 这可能需要解决、或者器件可能出现故障或使用寿命缩短。 -2.3V 也非常低。 低侧 FET 应将其钳位至大约-0.6V。

    请分享您的布局。 振铃通常是由开关节点瞬态电流中的大环路引起的。

    减少振铃的其他方法(布局经过优化后)包括 RC 缓冲器(从 SW 到 GND 串联的 RC)、启动电阻器(与 Cboot 串联~3-10欧姆)或栅极电阻器(与 FET 栅极串联的电阻器)。 这些都是以牺牲效率为代价的、因此最好是单独使用布局即可获得尽可能好的效果。

    Sam