This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS3700:加电前应用 INA+时 OUTA 的行为

Guru**** 2442090 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/714558/tps3700-behavior-of-outa-when-ina-applied-before-power-up

器件型号:TPS3700

您好!

请让我询问在加电之前应用 INA+时 OUTA 的行为。 我想、在 tPLH 从 VDD 达到1.8V 后、OUTA 将变为高电平。 我的理解是否正确?

此致、

Satoshi / Japan Disty

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    感谢您的支持。 我正在等待您的回复。

    此致、

    Satoshi / Japan Disty

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Satoshi、

    加电时、典型延迟开始为150us、最大延迟为450us、如电气特性表6.5中所述。 这意味着、在输出处于正确状态之前、VDD 必须超过1.8V、最大值为450us。

    请告诉我这是否能解答您的问题、或者您是否需要更多支持。 谢谢!

    Michael
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Michael、

    感谢您的评论。 我错过了启动延迟规格、感谢您的建议。 在这种情况下、Vdd 达到1.8V 后的最大延迟可能为450us。 我的理解是否正确?

    此致、

    Satoshi / Japan Disty

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Satoshi、

    是的、您的理解是正确的。 如果您需要其他支持、请告诉我。 谢谢!

    Michael