This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LP5018:I2C SCL 低电平周期时序问题

Guru**** 2537350 points
Other Parts Discussed in Thread: LP5018

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/933661/lp5018-i2c-scl-low-period-timing-concern

器件型号:LP5018

大家好、

  我的客户测量到 SCL 低电平周期时间仅为1.26us、低于规格1.3us。 对此有任何问题吗? 我们可以使用标准来测量它吗?

  注释。 问题源于 我们的器件 VIH 和 VIL 定义与标准 I2C 规格(0.7VDD 和0.3VDD)不同

 

谢谢、

艾伯特。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Albert、

    LP5018的最大 I2C 频率为400kHz。 众所周知、当 SCL 为低电平时、SDA 的数据会发生变化。 如果 SCL 的低电平周期过小、I2C 将不稳定。 您最好符合规格。

    最恰当的考虑

    徐美奈