This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LM3880-Q1:正常上电时序之前的最小 EN 低电平时间

Guru**** 1641220 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/931090/lm3880-q1-minimum-en-low-time-before-normal-power-up-timing-sequence

器件型号:LM3880-Q1

确保加电序列在正确时序下完成所需的最短 EN 低电平时间是多少?  换言之、如果我有一个10ms 序列1器件(时序指示符 AA)并且 EN 在30ms 内处于低电平以确保正常断电序列、那么 EN 在设置回高电平之前必须保持低电平多长时间才能确保正常上电序列?  如果在 Flag3为低电平后 EN 立即设置为高电平、则在 Flag1设置为高电平之前存在较长的延迟(~140ms)、则 Flag2和 Flag3将跟随其指定的10ms 延迟。  因此、在 Flag3为低电平时、我必须等待多长时间才能将 EN 设置为高电平、以确保 Flag1时序在加电序列上正确为10ms?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好

    如果您看数据表的图14、它被称为不完整的断电序列发生器、断电和上电序列之前大约有120ms。

    因此、如果您有一个10ms 的器件、我建议使 EN 保持低电平至少4x10ms +120ms + 5ms。

    此致

    Yihe

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Yihe、

    我所描述的内容与图14不匹配、因为在 Flag1变为低电平之前、EN 一直保持低电平。  我所描述的内容与图2匹配、但图2确实显示了在 EN 再次设置为高电平之前需要等待的时间。  如果将120ms 视为正常断电序列的一部分、则应在图2中显示并指定、或图14中、并应阐明说明、如果 EN 低电平扩展到120ms 区域、则会观察到相同的结果。

    您能解释一下在哪里可以得到4x10ms +120ms +5ms?  Flag3变为低电平需要3x10ms、然后等待120ms 以完成断电序列、可能需要添加5ms 作为裕度、因为120ms 是近似值。  您在哪里得到其他10ms?

    谢谢、

    Gerry

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好

    图2仅展示了标志输出如何遵循 EN、其中不包括120ms 延迟。

    另一个10ms 是 Flag1再次变为高电平的时间。 你是对的。 不应包含此10ms。

    此致

    Yihe