This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS54618:电源轨斜坡停留

Guru**** 1638040 points
Other Parts Discussed in Thread: TPSM82866A, TPS62867, TPS54618
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1233311/tps54618-power-rail-ramp-dwell

器件型号:TPS54618
主题中讨论的其他器件:TPSM82866ATPS62867

您好!

查看有关电源轨斜升的其他博文、许多图显示、在电源轨开始斜升之前、大约100mV 停留大约1ms。

我看到在这个电平和时间上也有类似的电压停留。 您能否提供此行为的解释?使用 SS 电路的此稳压器的预期运行情况是取决于负载。

此致、

Dan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dan、您好!

    您能否发布或引用您的意思的波形?  我不确定我是否理解了。

    我们还有更新的、更小的 TPS62867和模块 TPSM82866A、推荐用于 TPS54618。

    谢谢。

    Chris

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Chris、您好!

    下图显示了我们其中一个电源轨的启动斜坡。 我们可以看到上升之前大约为130mV 的时间段。

    Dan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢 Dan 的分享。  是否可以向波形中添加 EN 和 PH 引脚?

    特别是在 FPGA 电源中、以及在其他具有多个电源轨的系统中、一个电源轨通常通过处理器的 I/O 引脚泄漏回另一个电源轨、等等  这可能是这里正在发生的情况。

    Chris

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Chris、

    这是我的第一个想法、您的猜测是我们提供的 FPGA 是正确的。 我将尝试获取访问以进行更多测量。  尽管在1V2内核电压首先出现并仍然显示此特性的情况下对 FPGA 电源轨的所有三个稳压器输出进行了排序、但我们仍会看到类似的行为。 我将从该导轨获得更多有关信息、因为我知道在建立导轨之前、其他导轨将被禁用。

    Dan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢 Dan。  是的、测量应该有助于确定该电压来自何处。  您还可以查看 Vin、因为它可能有一条从 Vin 过来的路径。

    Chris