专家、您好!
我的客户正在使用 LM25141-Q1设计电路。 
在该电路中、它们将使用 VDDA 作为 DEMB 和 OSC 的上拉电源、与 EVM 相同。 
另一方面、他们考虑在这些引脚上动态变化、因此希望通过 FET 添加下拉电阻器。 
对于这个用例、您能否回答以下问题?
- 他们可以使用多大的下拉电阻器?
- 目前、他们计划使用 4.7千欧或10千欧。
 
 - 您能在高电平期间告诉我 DEMB 引脚的灌电流吗?
 - 您能在高电平期间告诉我 OSC 引脚的灌电流吗?
 
此致、 
仓口和树 
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
专家、您好!
我的客户正在使用 LM25141-Q1设计电路。 
在该电路中、它们将使用 VDDA 作为 DEMB 和 OSC 的上拉电源、与 EVM 相同。 
另一方面、他们考虑在这些引脚上动态变化、因此希望通过 FET 添加下拉电阻器。 
对于这个用例、您能否回答以下问题?
此致、 
仓口和树 
尊敬的 Kazuki-San:
OSC 的状态在启动时被锁存、因此不适合动态更改。 但是、您可以调整有效 RT 电阻(如数据表中所示)来使 fsw 从其标称值发生变化。 例如、典型应用不需要从440kHz 更改到2.2MHz (通过将 OSC 引脚状态从低电平更改为高电平)。
DEMB 引脚上拉可以是100kΩ、以在 DEMB 为低电平时更大限度地降低输入静态电流消耗、从而在轻负载下实现 PFM 模式运行。
此致、
时间