您好!
在以下主题中、"添加电路以在 OVP/EN 变为高电平时延迟可以解决该问题。" 但是您能否准确地告诉我您添加了什么电路?
此致、
西井市
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、Nishie-San、
我查看了您参考的前一个 E2E 主题、我想我理解了这个问题。
实际上、我并不知道 UCC2818的这个问题、我认为这与我们上周通过电子邮件讨论的您的客户问题相同。
感谢您引起我的注意。
完整的引用是:"问题终于解决了。 OVP/EN 引脚在 达到 VCC 开启阈值之前启用 PFC。 添加一个电路以在 OVP/EN 变为高电平时延迟[解决了]该问题。 "
我不知道是什么延迟电路可以解决这个问题、但我想我可以在这里重新创建:
由于7.5V VREF 输出在 VCC 上升到高于其 UVLO 导通阈值之前保持为0V、因此 VREF 可用于延迟向 OVP/EN 引脚发送信号。
1.将小信号 NPN 集电极连接到 OVP/EN、 发射极连接到 GND、 基极连接到100k 电阻到 VCC。
2.将第二个 NPN 集电极连接到第一个 NPN 的基极。 第一个 MOSFET 的栅极和 R-C 结、源极至 GND。
3. 通过100k 电阻将第二个 NPN 的基极连接到 VREF。 同时在第二个基极与 GND 之间连接一个1uF 电容器。
在 VCC 达到 UVLO 之前、VREF 为低电平、因此第二个 NPN 关断。 第一个 MOSFET 导通、并保持 OVP/EN 连接到 GND。
当 VCC 达到 UVLO 时、VREF 导通并开始为第二个 NPN 的基极上的电容器充电。 一旦 VBE = 0.7V、第二个 NPN 会关断第一个 NPN、并且 OVP/EN 被释放。 第二个 NPN 基极上从100k 到1uF 的延时时间可根据需要进行更长或更短的调节。
我希望这适用于先前 E2E 中出现的启动上升时间问题。
此致、
乌尔里希